1、半導(dǎo)體器件物理、半導(dǎo)體制程、電子電路與系統(tǒng)、微電子等相關(guān)專業(yè),碩士學(xué)歷;
2、熟悉ESD結(jié)構(gòu)設(shè)計,以及ESD測試方法更佳,需具備類比電路設(shè)計基礎(chǔ)。
1、AnalogIP的ESD防護(hù)電路設(shè)計,考量ESD時的設(shè)計優(yōu)化,晶片的ESD防護(hù)設(shè)計。產(chǎn)品ESD的失效分析與對策提供。
2、標(biāo)準(zhǔn)IO庫開發(fā)與驗(yàn)證,包括晶片布局,PAD位置,特殊功能,DC特性,驅(qū)動能力,雜訊容限能力,SSO評估等方面的設(shè)計,測試與優(yōu)化。
1、半導(dǎo)體器件物理、半導(dǎo)體制程、電子電路與系統(tǒng)、微電子等相關(guān)專業(yè),碩士學(xué)歷;
2、熟悉ESD結(jié)構(gòu)設(shè)計,以及ESD測試方法更佳,需具備類比電路設(shè)計基礎(chǔ)。
1、AnalogIP的ESD防護(hù)電路設(shè)計,考量ESD時的設(shè)計優(yōu)化,晶片的ESD防護(hù)設(shè)計。產(chǎn)品ESD的失效分析與對策提供。
2、標(biāo)準(zhǔn)IO庫開發(fā)與驗(yàn)證,包括晶片布局,PAD位置,特殊功能,DC特性,驅(qū)動能力,雜訊容限能力,SSO評估等方面的設(shè)計,測試與優(yōu)化。